Главная  Журналы 

0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 [ 78 ] 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99

реноса. Для параллельного сложения двух чисел требуется два таких полусумматора, ячейка НЕ - ИЛИ и инвертор (рис. 134, б). Нижний полусумматор складывает выход верхнего


Рис. 134. Сумматор на МОП-транзисторах: а - схема полусумматора ПС; б - структурная схема сумматора

полусумматора с сигналом переноса от предыдущего разряда, вырабатывая тем самым полную сумму 5„. При наличии «1» в любом из полусумматоров вырабатывается инвертированный сигнал переноса, посту/тающий на следующий разряд сумматора. .



12.1.3. Триггеры. Простейшим путем построения R-S-триг-гера является соединение двух двухвходовых элементов НЕ-ИЛИ (рис. 135). Если S = «0» и Q = «l», то транзистор Q2, независимо от напряжения на входе R, будет находиться в проводящем состоянии, а Qa будет закрыт. Если S становится равным «1» при 7? = «0», то Q = «0», Q = «l». Логически неоднозначная ситуация (Q = Q=0) имеет место, когда R=S = «l». В этом случае при одновременном возвращении R и S к нулю конечное состояние триггера определяется условиями «конкурен-


Рис. 135. R-S-триггер, состоящий из двух инверторов ИНЛ

ции», Т. е. зависит от асимметрии схемы и скоростей изменения входных напряжений. Устранение неоднозначности конечного состояния схемы достигается в триггерах типа / - К, состоящих из двух триггеров, информация в первый из которых (ведущий) записывается в первую половину периода тактового импульса и переписывается во второй- (ведомый) - в другую половину периода, исключая таким образом возникновение конкуренции. Схема такого триггера приведена на рис. 136. Ведущий триггер собран на транзисторах Qi, Q2, ведомый -на Qio-Qie; буферные инверторы Qn-Q20 служат для увеличения нагрузочной способности триггера. Подобная схема может выполнять различные функции. Например, при соединении входов J и К с уровнем «1» и подаче импульсов на вход СР получается двоичный счетчик; при. подключении и /Сп к .Q„-i и Qn-i схема превращается в регистр сдвига.



Такт


„Ведущий

-o/f

"17


„Вебомыа"

V*Qi7 V* Qis y-Qm Qzo

"ее

Установка

Рис. 136. Универсальный /-/f-триггер. Подложки всех транзисторов заземлены





0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 [ 78 ] 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99